求助 | 註冊 | 登入
歷年研究計畫
by lab_system_design, 2010-10-31 15:33:25, 人氣(825)
研究計畫

計畫名稱

 

計畫內擔任之工作

起迄年月

補助或委託機構

計畫經費

動態物件偵測處理之多層級同步處理陣列矽智財設計

(E2105024)

指導老師

2016/7/1

~

2017/2/28

科技部

(大專生研究計畫)

48,000

使用FinFET元件的低功率三元內容可定址記憶體的設計(II) (MOST 104-2221-E-018-026 -)

計畫主持人

2015/08/01 2016/07/31

科技部

566,000

使用FinFET元件的低功率三元內容可定址記憶體的設計(I) (MOST 103-2221-E-018 -033 -)

計畫主持人

2014/08/01 2015/07/31

科技部

543,000

103年度智慧電子前瞻技術精進課程及模組推廣計畫(AT-04共享式記憶體多核心系統)(1033054,1033055)

課程授課教師

2014/09/01~2015/08/31

教育部

315,100

102年度智慧電子前瞻技術精進課程推廣計畫(處理器設計與實作)(1023060,1023061)

課程授課教師

2013/09/01~2014/08/31

教育部

441,750

使用非同步與絕熱邏輯技術之低功率處理器的研究與設計(II) NSC 100-2221-E-018 -033 - 

計畫主持人

2011/08/01 2012/07/31

國科會

440,000

使用非同步與絕熱邏輯技術之低功率處理器的研究與設計(I) NSC 99-2221-E-018 -026 - 

計畫主持人

2010/08/01 2011/07/31

國科會

554,000

低功率非同步處理器與快取記憶體的研究與設計(III) (NSC 98-2221-E-018 -014 -)

計畫主持人

2009/08/01 2010/07/31

國科會

635,000

低功率非同步處理器與快取記憶體的研究與設計(II) (NSC 97-2221-E-018 -026 -)

計畫主持人

2008/08/01 2009/07/31

國科會

775,000

低功率非同步處理器與快取記憶體的研究與設計(I) (NSC 96-2221-E-018 -025 -)

計畫主持人

2007/08/01 2008/07/31

國科會

491,000

95年度嵌入式軟體課程推廣計畫--ESW-03介面設計ESW02嵌入式處理器系統(953079)

計畫主持人

2007/02/01~2008/01/31

教育部

130,118

具有低功率快取記憶體架構的嵌入式處理器設計

(NSC 95-2221-E-018 -025 -)

計畫主持人

2006/08/01 2007/07/31

國科會

653,000

具有高性能分支預測能力之嵌入式超純量處理器的設計

(NSC94-2215-E-018-009-)

計畫主持人

2005/8/1~2006/7/31

國科會

612,000

嵌入式即時生理檢測訊號系統的SoC晶片設計--子計畫四:生理檢測訊號系統晶片的整合設計與系統測試(III)

(NSC93-2220-E-182-005)

計畫主持人

2004/8/1~

2005/7/31

國科會

850,400

嵌入式即時生理檢測訊號系統的SoC晶片設計--子計畫四:生理檢測訊號系統晶片的整合設計與系統測試

(NSC92-2220-E-182-005)

計畫主持人

2003/8/1~

2004/7/31

國科會

648,000

生理檢測訊號系統的SoC晶片設計-子計劃四:生理檢測訊號系統晶片的整合設計與系統測試(NSC91-2218-E-182-004)

計畫主持人

2002/8/1~

2003/7/31

國科會

738,200

DSP 2100晶片架構的改良與新指令集的設計

計畫主持人

2001/1/1~
2001/6/30

產學合作

180,000

超大型積體電路與系統設計教育改進計畫(課程推廣計畫)「系統晶片設計實驗」

課程主持人

2003/3/1~2003/12/31

教育部

1,443,053

超大型積體電路與系統設計教育改進計畫(課程推廣計畫)「系統晶片設計概論」

課程主持人

2004/3/1~2004/12/31

教育部

950,000